sub_topVisual

¼®¡¤¹Ú»ç Àü¹®°¡ ±¸Àμº±Õ°ü´ëÇб³ ´ëÇпø ¼®¡¤¹Ú»ç Àü¹®°¡ ±¸ÀÎ °Ô½ÃÆÇ ÀÔ´Ï´Ù.

Á¦¸ñ ¼³°è/ÀÀ¿ë¼³°è ½ÅÀÔ ¹× °æ·Â¸ðÁý °ø°í Á¶È¸¼ö 331
ä¿ë±â°ü ¾îº¸ºê¹ÝµµÃ¼¢ß ÇÐÀ§±¸ºÐ ¼®¡¤¹Ú»ç
ºÐ¾ß ¼³°è/µðÀÚÀÎ ¸ðÁý±â°£(¸¶°¨ÀÏ) 2018.02.20
÷ºÎÆÄÀÏ µî·ÏÀÏ 2018.02.05
¡Û ¸ðÁýºÎ¹® – ¹ÝµµÃ¼ ¼³°è - µðÁöÅÐ/¾Æ³¯·Î±× ȸ·Î ¼³°è - ARM Cortex 32-bit SoC Design - RTL(Verilog) / Synthesis / STA / DFT - Simulation / FPGA ¡Û ÀÚ°Ý¿ä°Ç - ÀüÀÚÀü±â ¹× À¯°üÇаú Á¹¾÷ ¹× Á¹¾÷¿¹Á¤ÀÚ - ¼®»ç ÀÌ»ó ÇÐÀ§ ¼ÒÁöÀÚ - Àü¹®¿¬±¸¿ä¿ø °¡´É ¡Û ±Ù¹«Á¶°Ç - ÁÖ 5ÀÏ ±Ù¹«Á¦ (9~6½Ã) - ±Ù¹«Áö : ¼­¿ï½Ã °­³²±¸ ´ëÄ¡µ¿ (»ï¼º¿ª 2¹øÃⱸ) - ±Þ¿© : ´ç»ç ³»±Ô¿¡ µû¸§ ¡Û ÀüÇüÀýÂ÷ : 1Â÷ ¼­·ùÀüÇü Åë°ú ÈÄ, ¸éÁ¢Àº °³º° Å뺸 ¡Û Á¢¼ö¹æ¹ý - Á¦Ãâ¼­·ù : ÀÌ·Á¼­, ÀÚ±â¼Ò°³¼­, ÇÁ·ÎÁ§Æ® ±â¼ú¼­(ÇØ´çÀÚ¿¡ ÇÑÇÔ) °¢ 1ºÎ - Á¦Ãâó : ÀλçÆÀ ¹éµ¿Çö °úÀå(donghyun.baek@abov.co.kr / 02-2193-2238) - Á¦Ãâ±âÇÑ : 2018.02.20. È­ ȨÆäÀÌÁö : www.abov.co.kr
top